Chiplet(芯粒)是一种模块化的芯片设计方法,其核心思想是将一个复杂的系统级芯片(SoC)拆分成多个具有特定功能的小芯片,再通过先进的封装技术将这些小芯片集成在一起,形成一个完整的系统。这种设计范式被视为延续摩尔定律、应对先进制程成本飙升和设计复杂度挑战的关键路径之一。
一、Chiplet 的核心原理与优势
与传统SoC将所有功能单元集成在同一片硅片上不同,Chiplet采用“分而治之”的策略。它允许每个小芯片(Chiplet)采用最适合其功能的最优制程工艺来制造。例如,对性能要求高的CPU核心可以采用最先进的3nm工艺,而对性能不敏感的I/O接口芯片则可以采用成本更低的22nm成熟工艺,从而实现性能与成本的最佳平衡。
这种模块化方法带来了多重显著优势:
降低成本与提升良率:将大芯片拆分后,每个小芯片的面积显著缩小,根据晶圆良率公式,小芯片的制造良率远高于大芯片,从而大幅降低了因缺陷导致的成本损耗
提升设计灵活性与加速上市:成熟的IP(如处理器内核、接口控制器)可以预先被制作为经过验证的Chiplet,像“乐高积木”一样在不同的芯片设计中快速复用,极大地缩短了开发周期
实现异构集成:Chiplet技术支持将不同工艺节点、甚至不同半导体材料(如硅、碳化硅)制造的芯片集成在一起,为高性能计算、人工智能等领域提供了前所未有的灵活性
二、Chiplet如何提升良率
Chiplet技术通过“化整为零”的策略,将一个大型单片系统级芯片(SoC)拆分成多个功能单一、面积更小的小芯片(芯粒),然后通过先进封装集成。这种做法直接利用了小芯片高良率的特性。
面积与良率的反比关系
芯片面积越大,良率越低,这一定律的根本原因在于晶圆制造过程中无法完全避免的随机缺陷。
缺陷随机分布:晶圆在制造过程中会随机出现由颗粒污染、划伤等引起的物理缺陷(硬缺陷)。这些缺陷是随机分布的,假设晶圆上单位面积的缺陷密度是固定的
“中弹”模型:可以形象地将每个缺陷点比作“子弹”。芯片面积越大,在晶圆上占据的“靶区”就越大,因此“中弹”(即包含至少一个致命缺陷)的概率也越高。极端情况下,若一整片晶圆只制造一颗芯片,那么任何一个缺陷都会导致整颗芯片失效,良率可能瞬间降为0%
具体的数据对比能清晰展示这种关系。研究表明,在相同的缺陷密度下:
面积为40mm × 40mm(1600mm²)的单体芯片良率仅为35.7%
若将面积减小至20mm × 20mm(400mm²),良率可升至75.7%
如果进一步减小到10mm × 10mm(100mm²),良率更是高达94.2%
三、实现 Chiplet 的关键技术
Chiplet的实现依赖于两大技术支柱:先进的封装技术和标准化互联协议。
先进封装技术:这是实现Chiplet高密度、高性能集成的物理基础。主流的2.5D封装(如台积电的CoWoS、英特尔的EMIB)使用硅中介层(Silicon Interposer)来实现芯片间的高密度布线。更前沿的3D封装(如台积电的SoIC、英特尔的Foveros)则通过硅通孔(TSV)技术将芯片垂直堆叠,能进一步缩短互连距离,提升带宽并降低功耗。
互连标准:为了确保不同厂商生产的Chiplet能够无缝协同工作,行业正在推动建立统一的互联标准。UCIe(Universal Chiplet Interconnect Express)是当前最重要的行业联盟,旨在制定开放的Chiplet互联标准,以促进产业链的分工与协作
四、为什么需要互联标准
Chiplet技术需要互联标准,主要是因为标准化是解决生态系统碎片化、实现不同厂商芯片模块间高效通信和规模化商业落地的关键基石。没有统一标准,Chiplet的潜在优势就无法充分发挥。
在没有统一互联标准的情况下,每个芯片厂商可能采用私有的Die-to-Die互联协议(如Intel的AIB、AMD的Infinity Fabric)。这会导致不同公司设计的Chiplet无法直接协同工作,限制了模块的通用性和重复使用价值。统一的互联标准(如UCIe)通过定义物理层、协议层等规范,确保来自不同供应商、采用不同工艺制造的Chiplet能够在封装内实现高效、可靠的通信。这类似于USB或PCIe标准在设备互联中的作用,为Chiplet的“即插即用”奠定了基础。
Chiplet架构要求芯片间数据传输具备高带宽、低延迟和高能效。传统板级互连标准(如PCIe)在延迟和能效上难以满足密集封装的芯粒间通信需求。专为Chiplet设计的互联标准(如UCIe)针对极短距离通信优化,能实现超过1.6 Tbps/mm²的带宽密度和低于0.5 pJ/bit的能耗效率,其延迟可降至纳秒级,这对于提升整体系统性能至关重要
五、面临的挑战与未来展望
尽管优势明显,Chiplet技术的大规模应用仍面临一些挑战:
互联与集成复杂度:芯片间的互连带宽、延迟以及信号完整性是技术难点。高密度集成也带来了严峻的散热挑战,3D堆叠结构中的热量积聚问题尤为突出
生态系统与标准:虽然UCIe等标准正在发展,但完整的Chiplet生态系统(包括设计工具、测试方法、知识产权保护等)仍在建设中,不同厂商Chiplet之间的互操作性仍需完善
设计与测试复杂性:Chiplet架构的设计、仿真和验证需要更先进的EDA工具支持。同时,测试策略也变得更加复杂,需要对每个Chiplet进行已知合格芯片(KGD)测试以及系统级测试