
一、 现象描述:
不良现象: LVDS模组,开机大概2秒后就黑屏。
二、问题分析




等主机进入Kernel 后做以下测试:
1、手动reset LCM 后 可以显示正常;



总结:
1)uboot 部分HS 太窄,仅有4个clk宽度(64ns左右),建议更改HS的宽度,正常300ns左右,20个clk 宽度。
2)TX端发送的VS/HS在kernal/ uboot 部分均为高电平有效,IC默认为低电平有效,导致采样的时候发生相位偏移;建议更改有效状态与IC一致为低电平有效

不良现象: LVDS模组,开机大概2秒后就黑屏。




等主机进入Kernel 后做以下测试:
1、手动reset LCM 后 可以显示正常;



1)uboot 部分HS 太窄,仅有4个clk宽度(64ns左右),建议更改HS的宽度,正常300ns左右,20个clk 宽度。
2)TX端发送的VS/HS在kernal/ uboot 部分均为高电平有效,IC默认为低电平有效,导致采样的时候发生相位偏移;建议更改有效状态与IC一致为低电平有效
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.mzph.cn/bicheng/65455.shtml
如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈email:809451989@qq.com,一经查实,立即删除!